Comunicazione digitale - Phase Shift Keying
Phase Shift Keying (PSK)è la tecnica di modulazione digitale in cui la fase del segnale portante viene modificata variando gli ingressi seno e coseno in un determinato momento. La tecnica PSK è ampiamente utilizzata per LAN wireless, operazioni biometriche, contactless, insieme a comunicazioni RFID e Bluetooth.
Il PSK è di due tipi, a seconda delle fasi in cui il segnale viene spostato. Sono -
Binary Phase Shift Keying (BPSK)
Questo è anche chiamato PSK a 2 fasi o Phase Reversal Keying. In questa tecnica, la portante dell'onda sinusoidale accetta due inversioni di fase come 0 ° e 180 °.
BPSK è fondamentalmente uno schema di modulazione DSBSC (Double Side Band Suppressed Carrier), poiché il messaggio è l'informazione digitale.
Quadrature Phase Shift Keying (QPSK)
Questa è la tecnica di key shift di fase, in cui la portante dell'onda sinusoidale accetta quattro inversioni di fase come 0 °, 90 °, 180 ° e 270 °.
Se questo tipo di tecniche viene ulteriormente esteso, il PSK può essere eseguito anche di otto o sedici valori, a seconda del requisito.
Modulatore BPSK
Lo schema a blocchi di Binary Phase Shift Keying è costituito dal modulatore di bilanciamento che ha l'onda sinusoidale portante come un ingresso e la sequenza binaria come l'altro ingresso. Di seguito è riportata la rappresentazione schematica.
La modulazione di BPSK viene eseguita utilizzando un modulatore di bilanciamento, che moltiplica i due segnali applicati in ingresso. Per un ingresso binario zero, la fase sarà0° e per un ingresso alto, l'inversione di fase è di 180°.
Di seguito è riportata la rappresentazione schematica dell'onda di uscita modulata BPSK insieme al relativo input.
L'onda sinusoidale di uscita del modulatore sarà la portante di ingresso diretta o la portante di ingresso invertita (sfasata di 180 °), che è una funzione del segnale dati.
Demodulatore BPSK
Lo schema a blocchi del demodulatore BPSK è costituito da un mixer con circuito oscillatore locale, un filtro passa banda, un circuito rivelatore a due ingressi. Il diagramma è il seguente.
Recuperando il segnale di messaggio in banda limitata, con l'aiuto del circuito mixer e del filtro passa banda, si completa la prima fase di demodulazione. Si ottiene il segnale in banda base che è limitato in banda e questo segnale viene utilizzato per rigenerare il flusso di bit del messaggio binario.
Nella fase successiva della demodulazione, la frequenza di bit di clock è necessaria al circuito del rivelatore per produrre il segnale di messaggio binario originale. Se il bit rate è un multiplo della frequenza portante, la rigenerazione del bit clock è semplificata. Per rendere il circuito facilmente comprensibile, è possibile inserire un circuito decisionale anche nella 2 ° fase di rilevamento.