Inserimento a sfasamento in quadratura
Il Quadrature Phase Shift Keying (QPSK) è una variazione di BPSK ed è anche uno schema di modulazione DSBSC (Double Side Band Suppressed Carrier), che invia due bit di informazioni digitali alla volta, chiamato come bigits.
Invece di convertire i bit digitali in una serie di flussi digitali, li converte in coppie di bit. Ciò riduce la velocità in bit dei dati a metà, il che lascia spazio per gli altri utenti.
Modulatore QPSK
Il modulatore QPSK utilizza un bit-splitter, due moltiplicatori con oscillatore locale, un convertitore da seriale a parallelo a 2 bit e un circuito estivo. Di seguito è riportato lo schema a blocchi per lo stesso.
![](https://assets.edu.lat/digital_communication/images/qpsk_modulator.jpg)
All'ingresso del modulatore, i bit pari del segnale del messaggio (cioè, 2 ° bit, 4 ° bit, 6 ° bit, ecc.) E i bit dispari (cioè, 1 ° bit, 3 ° bit, 5 ° bit, ecc.) Sono separati dallo splitter di bit e vengono moltiplicati per la stessa portante per generare BPSK dispari (chiamato comePSKI) e persino BPSK (chiamato come PSKQ). IlPSKQ il segnale è comunque sfasato di 90 ° prima di essere modulato.
La forma d'onda QPSK per l'ingresso a due bit è la seguente, che mostra il risultato modulato per diverse istanze di ingressi binari.
![](https://assets.edu.lat/digital_communication/images/qpsk_waveform.jpg)
Demodulatore QPSK
Il demodulatore QPSK utilizza due circuiti del demodulatore del prodotto con oscillatore locale, due filtri passa banda, due circuiti integratori e un convertitore da parallelo a seriale a 2 bit. Di seguito è riportato il diagramma per lo stesso.
![](https://assets.edu.lat/digital_communication/images/qpsk_demodulator.jpg)
I due rivelatori di prodotto all'ingresso del demodulatore demodulano simultaneamente i due segnali BPSK. La coppia di bit viene recuperata qui dai dati originali. Questi segnali dopo l'elaborazione, vengono passati al convertitore da parallelo a seriale.